Na konferenci Hot Chips představila společnost IBM novou generaci svých procesorů rodiny Power. Čip Power 8 nabídne 12 jader, pracovní frekvenci 4 GHz, 8 hardwarových vláken na jádro, 96 MB vyrovnávací paměti L3 a 128 MB L4. Procesor vyráběný 22nanometrovou metodou přejde do masové výroby koncem letošního roku.
IBM v rámci v srpnu ohlášené aliance OpenPower otevřela licenční podmínky architektury Power. Podle některých analytiků chce vytvořit podobný obchodní model, jaký praktikuje britská společnost ARM. Ta vyvíjí architekturu a výrobu nechává na technologických partnerech, kterých je požehnaně. Stejnou cestou se nejspíše vydává i IBM. Samo však produkci čipů hned tak neopustí. Letos na trh uvede procesor Power 8 a údajně existují i finální plány pro další generaci Power 9.
U čipu Power 8 došlo ke zdvojnásobení počtu zpracovávaných vláken ze čtyř na osm na jedno jádro. Procesor by měl sám detekovat, že po něm daná úloha požaduje vysoký výkon na vlákno a tomu přizpůsobit jejich počet, včetně možnosti jednoho vlákna na jednom jádře. V rámci operačních systémů Linux a AIX, které na procesorech Power operují, by neměl být problém podobnou vlastnost řešit, resp. předpřipravit i na úrovni softwaru.
Na každé jádro připadá 64 KB vyrovnávací paměti L1 pro data a 32 KB pro instrukce. První uvedená kapacita se mezigeneračně zdvojnásobila, druhá zůstala. Na jádro rovněž připadá 512 KB paměti L2 typu SRAM. Dalších 8 MB představuje paměť L3 typu eDRAM. Navíc má procesor i externí cache L4 s kapacitou 128 MB.
Nově procesor pracuje, resp. podporuje řadič PCI Express 3.0. Namísto specifického paměťového řadiče čip obsahuje pouze obecné vysokorychlostní rozhraní, jehož prostřednictvím komunikuje s externími čipy, jež implementují konkrétní řadič. Důvodem je, že na trhu dosluhují paměti standardu DDR3, ale generace DDR4 ještě nebyla etablována.